国产精品天干天干,亚洲毛片在线,日韩gay小鲜肉啪啪18禁,女同Gay自慰喷水

歡迎光臨散文網(wǎng) 會員登陸 & 注冊

FPGA設計時序分析三、恢復/去除時間

2023-07-29 15:16 作者:行中悟_悟中行  | 我要投稿

一、背景說明

????恢復時間recovery和去除時間removal和setup、holdup類型,不同點是數(shù)據(jù)信號為控制信號,如復位,清零,使能信號,更多的是異步的復位信號,并且是針對復位信號取消時的上升沿。

????recovery: 復位取消信號需在時鐘信號到達之前的recovery時間內(nèi)穩(wěn)定下來,保證復位完全釋放

????removal: 復位消信號需在時鐘信號到達后保持至少removal時間,保證復位信號有效


二、工程設計

????目前寄存器都采用異步復位,同步釋放,復位可以不依靠時鐘,實現(xiàn)簡單,同時可以穩(wěn)定釋放復位信號,不出現(xiàn)亞穩(wěn)態(tài)問題

2.1 工程代碼

2.2 綜合結果

????在3個FDCE的CLR端口前面都插入了LUT1,作用是作為反相器,因為FDCE的CLR是高電平有效,源碼設計中為低電平進行有效復位。復位信號rst是經(jīng)過兩拍之后在out_reg中使用。


FPGA設計時序分析三、恢復/去除時間的評論 (共 條)

分享到微博請遵守國家法律
微山县| 东乡族自治县| 宜城市| 轮台县| 塘沽区| 宣化县| 兴安县| 广宁县| 中宁县| 庆安县| 旌德县| 宁明县| 平山县| 逊克县| 越西县| 台山市| 海安县| 汤阴县| 象州县| 招远市| 汝城县| 黄石市| 新宾| 静乐县| 南川市| 河北区| 郴州市| 麟游县| 汶上县| 新兴县| 呈贡县| 文成县| 日喀则市| 东明县| 清河县| 施秉县| 哈尔滨市| 苏尼特右旗| 永靖县| 澄迈县| 安平县|