嵌入式開發(fā):嵌入式FPGAs的未來
嵌入式FPGA并不新鮮,只是最近才開始成為設(shè)計(jì)芯片、SOC和MCU的主流解決方案。一個(gè)關(guān)鍵的驅(qū)動(dòng)因素是當(dāng)今先進(jìn)集成電路的高成本。對(duì)于一家設(shè)計(jì)高節(jié)點(diǎn)的芯片公司來說,RTL的一個(gè)變化可能會(huì)花費(fèi)數(shù)百萬美元,并使設(shè)計(jì)進(jìn)度推遲數(shù)月。另一個(gè)驅(qū)動(dòng)因素是不斷改變標(biāo)準(zhǔn)。嵌入式FPGA如此引人注目,因?yàn)樗鼮榍度胧介_發(fā)人員提供了在制造后隨時(shí)更新RTL的靈活性,即使是在系統(tǒng)中。
鑒于這些優(yōu)勢,嵌入式FPGA將繼續(xù)存在。然而,像任何技術(shù)一樣,它會(huì)進(jìn)化得更好,更廣泛?;仡?0世紀(jì)90年代,當(dāng)ARM和其他公司提供嵌入式處理器IP時(shí),該技術(shù)發(fā)展到今天嵌入式處理器廣泛出現(xiàn)在大多數(shù)邏輯芯片上。嵌入式FPGAs也會(huì)出現(xiàn)同樣的趨勢。在過去幾年中,嵌入式FPGA供應(yīng)商的數(shù)量急劇增加:Achronix、Adicsys、Efinix、Flex Logix、Menta、NanoXplore和QuickLogic。市場采用的第一個(gè)跡象是DARPA與Flex Logix達(dá)成協(xié)議,為廣泛的美國政府應(yīng)用提供TSMC 16FFC嵌入式FPGA。第一個(gè)客戶非常關(guān)鍵,因?yàn)樗?yàn)證了技術(shù)并為其他人采用鋪平了道路。
嵌入式FPGAs有望在以下市場得到廣泛應(yīng)用:物聯(lián)網(wǎng)(IoT);處理器總線上的MCU和可定制的可編程模塊;國防電子學(xué);網(wǎng)絡(luò)芯片;可重新配置的無線基站;靈活、可重構(gòu)的ASICs和SoCs以及AI和深度學(xué)習(xí)加速器。

為了集成嵌入式FPGA,在嵌入式開發(fā)中,芯片設(shè)計(jì)者需要它們具有以下特性:硅驗(yàn)證的IP;類似于FPGA芯片的LUT/平方毫米密度;從數(shù)百個(gè)LUT到數(shù)十萬個(gè)LUT的廣泛陣列尺寸;大量DSP支持的選項(xiàng)和客戶需要的RAM類型;在公司所選擇的VT選項(xiàng)和金屬堆疊的支持下,在工藝節(jié)點(diǎn)中驗(yàn)證了IP;針對(duì)功率或性能優(yōu)化的IP實(shí)現(xiàn);以及成熟的軟件工具。
隨著時(shí)間的推移,嵌入式FPGA IP將在180到7納米的每個(gè)重要代工廠中提供,支持廣泛的應(yīng)用。這意味著嵌入式FPGA供應(yīng)商必須能夠在短時(shí)間內(nèi)(大約六個(gè)月)經(jīng)濟(jì)高效地將其架構(gòu)“移植”到新的工藝節(jié)點(diǎn)。這一點(diǎn)尤其正確,因?yàn)榱鞒坦?jié)點(diǎn)會(huì)隨著時(shí)間不斷更新,并且每個(gè)主要步驟都需要重新設(shè)計(jì)IP。
嵌入式FPGA的早期采用者將擁有更廣闊的市場潛力、更長的使用壽命和更高的投資回報(bào)率,從而使嵌入式開發(fā)人員比后期采用者具有競爭優(yōu)勢。系統(tǒng)設(shè)計(jì)者也將獲得類似的好處。顯然,這項(xiàng)技術(shù)正在改變芯片的設(shè)計(jì)方式,公司很快就會(huì)意識(shí)到他們不能“不”采用嵌入式FPGA。