AD9254BCPZ-150
AD9254是一款單芯片、14位、150 MSPS模數(shù)轉(zhuǎn)換器(ADC),采用1.8 V單電源供電,內(nèi)置一個(gè)高性能采樣保持放大器(SHA)和片內(nèi)基準(zhǔn)電壓源。該產(chǎn)品采用多級(jí)差分流水線(xiàn)架構(gòu),內(nèi)置輸出糾錯(cuò)邏輯,在150 MSPS數(shù)據(jù)速率時(shí)可提供14位精度,并保證在整個(gè)工作溫度范圍內(nèi)無(wú)失碼。
利用寬帶寬、真差分采樣保持放大器(SHA),用戶(hù)可以選擇包括單端應(yīng)用在內(nèi)的各種輸入范圍和偏移。該器件適用于在連續(xù)通道中切換滿(mǎn)量程電平的多路復(fù)用系統(tǒng),以及采用遠(yuǎn)超過(guò)Nyquist速率的頻率對(duì)單通道輸入進(jìn)行采樣。與以前的模數(shù)轉(zhuǎn)換器相比,AD9254的功耗與成本均有所降低,適用于通信、成像和醫(yī)療超聲等應(yīng)用。
采用一個(gè)差分時(shí)鐘輸入來(lái)控制所有內(nèi)部轉(zhuǎn)換周期。一個(gè)占空比穩(wěn)定器(DCS)用來(lái)補(bǔ)償較大的時(shí)鐘占空比波動(dòng),同時(shí)保持出色的ADC總體性能。
數(shù)字輸出數(shù)據(jù)格式為偏移二進(jìn)制、格雷碼或二進(jìn)制補(bǔ)碼。一個(gè)數(shù)字輸出時(shí)鐘(DCO)用來(lái)確保接收邏輯具有正確的鎖存定時(shí)。
AD9254采用48引腳LFCSP_VQ封裝,額定溫度范圍為?40°C至+85°C工業(yè)溫度范圍。
產(chǎn)品聚焦
AD9254采用1.8 V單電源供電,而數(shù)字輸出驅(qū)動(dòng)器采用獨(dú)立的電源供電,以適應(yīng)1.8 V至3.3 V邏輯產(chǎn)品系列。
取得專(zhuān)利的SHA輸入在最高225 MHz的輸入頻率下仍保持出色的性能。
時(shí)鐘占空比穩(wěn)定器(DCS)在較寬的時(shí)鐘脈沖寬度范圍內(nèi)仍保持ADC的整體性能。
標(biāo)準(zhǔn)串行端口接口支持各種產(chǎn)品特性和功能,例如:數(shù)據(jù)格式化(偏移二進(jìn)制、二進(jìn)制補(bǔ)碼或格雷碼)、啟用時(shí)鐘DCS、省電模式以及基準(zhǔn)電壓模式等。
AD9254與AD9233引腳兼容,使12位產(chǎn)品可輕松升級(jí)至14位產(chǎn)品。
應(yīng)用
超聲設(shè)備
使用IF采樣的通信接收機(jī)
CDMA2000、WCDMA、TD-SCDMA和WiMax
電池供電儀表
手持式示波表
低成本數(shù)字示波器
宏蜂窩、微蜂窩、微微蜂窩基礎(chǔ)設(shè)施
1.8 V模擬電源供電
1.8 V至3.3 V輸出電源
信噪比(SNR):71.8 dBc(72.8 dBFS,至70 MHz輸入)
無(wú)雜散動(dòng)態(tài)范圍(SFDR):84 dBc(至70 MHz輸入)
低功耗:430 mW (150 MSPS)
差分輸入、650 MHz帶寬
片內(nèi)基準(zhǔn)電壓源和采樣保持放大器
DNL = ±0.4 LSB
靈活的模擬輸入范圍:1 V p-p至2 V p-p范圍
數(shù)據(jù)格式:偏移二進(jìn)制、格雷碼或二進(jìn)制補(bǔ)碼
時(shí)鐘占空比穩(wěn)定器
數(shù)據(jù)輸出時(shí)鐘
串行端口控制
生成內(nèi)置可選擇數(shù)字測(cè)試碼
可編程時(shí)鐘與數(shù)據(jù)對(duì)準(zhǔn)
AD9637-40
AD9637-80
AD9608-105
AD9608-125
AD9628-105
AD9628-125
AD9634-170
AD9634-210
AD9634-250
AD9642-170
AD9642-210
AD9642-250
AD9648-105
AD9648-125
AD8283
AD9434-370
AD9434-500
AD9484
AD9613-170
AD9613-210
AD9613-250
AD9643-170
AD9643-210
AD9643-250
AD9284
AD9286