開源芯片系列講座第11期:ENCORE:一個(gè)面向處理器的敏捷驗(yàn)證框架


鷺島論壇
?開源芯片系列講座第11期?
「 ENCORE:一個(gè)面向處理器的?敏捷驗(yàn)證框架」
7月26日 20:00??精彩開播
期待與您云相聚,共襄學(xué)術(shù)盛宴!

報(bào)告簡(jiǎn)介
驗(yàn)證?是芯片開發(fā)周期中耗時(shí)最多的環(huán)節(jié),這主要是因?yàn)槭褂密浖M來(lái)調(diào)試硬件需要經(jīng)歷多次迭代,且仿真速度很慢,導(dǎo)致驗(yàn)證效率很低。雖然可以利用 FPGA 來(lái)加速模擬,但現(xiàn)有方法只能提供有限的設(shè)計(jì)細(xì)節(jié)可見性。
這個(gè)講座將介紹?ENCORE:一個(gè)基于FPGA加速的處理器架構(gòu)驗(yàn)證框架。待測(cè)設(shè)計(jì)(DUT)硬件和相應(yīng)的軟件模擬器在同一個(gè)帶有硬核處理器的 FPGA 上同時(shí)運(yùn)行。
ENCORE 內(nèi)含硬件模塊,這些模塊可以動(dòng)態(tài)監(jiān)控和比較DUT 和參考模型的關(guān)鍵寄存器,如果檢測(cè)到任何不匹配,就會(huì)暫停執(zhí)行。ENCORE 會(huì)自動(dòng)創(chuàng)建當(dāng)前設(shè)計(jì)狀態(tài)的快照,并將其卸載到軟件模擬器中以進(jìn)行進(jìn)一步的調(diào)試。
我們通過(guò)運(yùn)行 RISC-V 處理器設(shè)計(jì)和基準(zhǔn)測(cè)試來(lái)演示 ENCORE 的性能,展示了 ENCORE 能在保持完全可見性和調(diào)試能力的同時(shí),相比傳統(tǒng)的基于軟件模擬的方法實(shí)現(xiàn)超過(guò)?44000?倍的速度提升。
報(bào)告嘉賓
石侃
中科院計(jì)算所
副研究員
特邀主持
連鵬龍
福建省電子信息應(yīng)用技術(shù)研究院有限公司
總經(jīng)理助理
講座時(shí)間
2023年7月26日(周三)20:00-21:00
講座形式
廈門市開源芯片產(chǎn)業(yè)促進(jìn)會(huì)視頻號(hào)、B站、電子發(fā)燒友、
蔻享學(xué)術(shù)、鈦媒體等
多平臺(tái)同步直播

更多開源芯片資訊及最新活動(dòng)
敬請(qǐng)關(guān)注廈門市開源芯片產(chǎn)業(yè)促進(jìn)會(huì)公眾號(hào)↓
